전자정보공학부 전자정보공학부 CADENCE Virtuoso Layout 단기강좌

  • nyb@ssu.ac.kr
  • 02-820-0630
  • 가산 디지털단지 교육장
전자정보공학부 특성화학과 사업으로
Cadence Tool 기본사용 능력 배양 및 Full Custom Layout 기초 능력 배양 교육

로그인이 필요합니다.

핵심역량 지수
나의 역량 지수
로그인이 필요합니다
나의 신청내역
  • 프로그램 일정 상태 비고
세부내용

본 과정은 Cadence FULL-CUSTOM IC Layout 과정으로써 고속화, SoC화에 따른 최신 Full Custom 설계 동향 등의 내용을 공부하고, CMOS를 중심으로 기초적인 아날로그 회로에 대한 설계방법과 Layout design rule에 대한 이해, 다양한 layout technique을 기초 실습설계 CAD tools(Schematic, Layout, PVS DRC/LVS)을 수행함으로써 설계능력을 배양하는데 목적이 있다.


전자정보공학부 재학생이라면 누구든 지원가능하며

교육비를 학부에서 지원함.


***아날로그 및 디지털 회로의 이해가 있어야 가능(4학년 우선배정)


소프트웨어 및 보안문제로 업체의 가산교육장에 가서 교육을 수강함 



활용장비

Cadence Virtuoso Schematic Editor_IC618

Cadence Virtuoso Spectre & Layout Editor_IC618

Cadence PVS LVS , PVS DRC_IC618/Using GPDK90

날짜

시 간

내용

1일차

10:00~17:00

1. Full Custom Layout 의 정의 및 기초 이론

2. Cadence 기본 TOOL 사용 법..

2. GPDK 적용 방법 및 활용 방안 설명

3. Basic Schematic Drawing

- Creating a New Cellview

- Virtuoso Schematic Editor Graphical User Interface

- Adding Components and Editing component or Label, Pins

4. Symbol Generation and Editing

- Symbol Generation

- Design Requirements of symbols Used in a Hierarchy

날짜

시 간

내용

2일차

10:00~17:00

1. Layout Editor Basic

- Viewing Design and Selecting Objects

- Using the Basic Commands

- Creating Polygons , Rectangular , Path

2. Creating and Editing Design

- Using Hierarchy Commands

- Importing and Exporting a Design

3. LAB - INV,NAND2,NOR2

4. DRC/LVS

날짜

시 간

내용

3일차

10:00~17:00

1. LAB1 –Invertor/Example case

- 회로 -> Layout -> verify

비 고

(예 시)

-선수과목 : 반도체설계 이해와 Virtuoso Schematic Editor/UNIX 기초 , Vi editor

-전기 전자를 배운 엔지니어/회로 시뮬레이션을 경험한 엔지니어/-OS (Linux OS)

*교육과정 내용은 통보 없이 변경될 수 있습니다(기본교육 후 예제실습과 추가교육 등)


프로그램 후기
  • 번호 프로그램명 프로그램 운영기간 주역량 작성자 작성일
  • 등록된 우수후기가 없습니다.
상세일정 및 신청하기
  • 프로그램 일정 신청기간 신청현황
  • 전자정보공학부 전자정보공학부 CADENCE Virtuoso Layout 단기강좌

    ~

    부터
    까지

    20 명 / 20 명

    (최대 20 명)

    종료